• <cite id="v36pm"><rp id="v36pm"></rp></cite>

    1. <cite id="v36pm"><track id="v36pm"></track></cite>

      1. <sub id="v36pm"></sub>
        <sup id="v36pm"></sup>

        <blockquote id="v36pm"></blockquote>
        <blockquote id="v36pm"></blockquote>
        91精品久久一区二区三区,国产99久久精品一区二区,久久综合色一综合色88,亚洲日本乱码熟妇色精品,性欧美欧美巨大69,开心五月激情综合久久爱,久热久热久热久热久热久热,国产精品扒开腿做爽爽爽a片唱戏

        您好!歡迎光臨烜芯微科技品牌官網(wǎng)!

        深圳市烜芯微科技有限公司

        ShenZhen XuanXinWei Technoligy Co.,Ltd
        二極管、三極管、MOS管、橋堆

        全國服務(wù)熱線:18923864027

        基于EP1C3T144C8的開發(fā)板設(shè)計(jì)圖解
        • 發(fā)布時(shí)間:2022-02-28 15:16:35
        • 來源:
        • 閱讀次數(shù):
        基于EP1C3T144C8的開發(fā)板設(shè)計(jì)圖解
        眾所周知,現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種現(xiàn)場(chǎng)可編程專用集成電路,其速度快、功耗低,特別適用于復(fù)雜系統(tǒng)的設(shè)計(jì),如今,F(xiàn)PGA器件已廣泛應(yīng)用于通信、自動(dòng)控制、信息處理等諸多領(lǐng)域,越來越多的電子設(shè)計(jì)人員在使用FPGA。Cyclone系列芯片中的EP1C3T144C8是ALTERA公司推出的一款低價(jià)格、片上資源豐富、高容量的FPGA,在實(shí)際應(yīng)用中被廣泛的采用。本文主要介紹的是基于EP1C3T144C8開發(fā)板設(shè)計(jì)。
        1.硬件電路整體結(jié)構(gòu)
        本設(shè)計(jì)的開發(fā)板電路包括6個(gè)部分:下載電路、下載接口、FPGA、電源電路、和擴(kuò)展接口。其電路結(jié)構(gòu)框圖如圖1所示:
        EP1C3T144C8
        圖1 電路結(jié)構(gòu)框圖
        2.主芯片EP1C3T144C8
        本設(shè)計(jì)選用Altera公司的Cyclone系列芯片,芯片型號(hào)為EP1C3T144C8,因?yàn)樵撔酒茿ltera公司推出的低價(jià)格、高容量的FPGA,其以較低的價(jià)格、優(yōu)良的特性及豐富的片上資源在實(shí)際應(yīng)用中被廣泛的采用。該芯片采用1.5V內(nèi)核電壓,0.33 μmSRAM工藝,具有以下特點(diǎn):
        (1)邏輯資源豐富,邏輯單元(LE)數(shù)量為2910個(gè)。
        (2)有104個(gè)可用I/O引腳,I/O輸出可以根據(jù)需要調(diào)整驅(qū)動(dòng)能力,并具有壓擺率控制、三態(tài)緩沖、總線保持等功能:整個(gè)器件的I/0引腳分為四個(gè)區(qū),每個(gè)區(qū)可以獨(dú)立采用不同的輸入電壓,并可提供不同電壓等級(jí)的I/0輸出。
        (3)多電壓接口,支持LVTTL,LVCMOS,LVDS等I/0標(biāo)準(zhǔn)。
        (4)靈活的時(shí)鐘管理,片內(nèi)配有一個(gè)鎖相環(huán)(PLL)電路,可以提供輸入時(shí)鐘的1~32倍頻或分頻、156~417ps相移和可變占空比的時(shí)鐘輸出,輸出時(shí)鐘的特性可直接在開發(fā)軟件Quartos II里設(shè)定。經(jīng)鎖相環(huán)輸出的時(shí)鐘信號(hào)既可以作為內(nèi)部的全局時(shí)鐘,也可以輸出到片外供其它電路使用。
        (5)內(nèi)有SignalTap嵌入式邏輯分析器,極大地方便了設(shè)計(jì)者對(duì)芯片內(nèi)部邏輯進(jìn)行檢查,而不需要將內(nèi)部信號(hào)輸出到I/O管腳上。
        3.設(shè)計(jì)電路模塊及原理
        3.1下載線電路
        Altera器件的編程連接硬件包括:ByteBlaster并口下載電纜、ByteBlasterMV并口下載電纜、MasterBlaster串口/USB通信電纜、BitBlaster串口下載電纜。 本設(shè)計(jì)采用了ByteBlasterMV串口口下載電纜。
        ByteBlasterMV串口下載電纜采用兩種下載模式:被動(dòng)串行模式和JTAG仿真下載模式。
        ①被動(dòng)串行模式(PS)
        EP1C3T144C8
        圖2 PS下載接口電路
        ②JTAG下載模式
        EP1C3T144C8
        圖3 JTAG下載接口電路
        為了利用ByteBlasterMV并口下載電纜配置1.5VCyclone系列EP1C3T144,3.3V電源中應(yīng)該連接上拉電阻,電纜的VCC腳連接到3.3V電源,而器件的VCCINT引腳連到相應(yīng)的1.5V電源。對(duì)于PS配置,器件的VCCIO引腳必須連到2.5V或3.3V電源。對(duì)于JTAG在線配置和在線編程,電纜的VCC引腳必須連接3.3V電源。
        ByteBlasterMV并口下載電纜與PC機(jī)相連的是25針插頭,與PCB電路板相連的是10針插座。數(shù)據(jù)從PC機(jī)并口通過ByteBlasterMV并口電纜下載到電路板。
        3.2電源電路
        采用LM1086系列芯片為電路提供穩(wěn)定的電源。LM1086是一系列工作在1.5A負(fù)載電流下,最大輸出電流為1.5A的低輸出電壓控制器。在本設(shè)計(jì)中用于為FPGA提供1.5V和3.3V電源電壓。該芯片的主要特點(diǎn):
        (1) 可以得到2.85V、3.3V、5.0V電壓并且有不同的版本。
        (2)電流限制和熱保護(hù)。
        (3)1.5A輸出電流。
        該電路將5.0V的電源電壓從左端輸入轉(zhuǎn)化為3.3V從電路右端輸出,采用的芯片是LMl086IS一3.3,為電路中需要3.3V電源電壓的部分提供電壓。其中F1為保險(xiǎn)絲,可以保護(hù)電路。D1是穩(wěn)壓管,使電源電壓更加穩(wěn)定。電路中電容均為濾波之用,C2、C4為高頻濾波電容,Cl、C3、C5為低頻濾波電容。
        EP1C3T144C8
        圖4 電源電路
        將3.3V的電源電壓從左端輸入轉(zhuǎn)化為1.5V從電路右端輸出,采用的芯片是LMl086IS—ADJ,該電路同上邊的電源部分原理基本相同該芯片輸出電壓可調(diào),為電路中需要1.5V電源電壓的部分提供電壓。該電路同上邊的屯源部分原理基本相同
        電路的這兩部分采用了LMl086系列芯片,電路中接有濾波電容,使整個(gè)電路設(shè)計(jì)非常合理輸出非常穩(wěn)定,可以分別擔(dān)負(fù)起為電路提供穩(wěn)定的3.3V、1.5V電壓的的作用,保障了電路的正常工作。
        3.3電源監(jiān)控及復(fù)位電路
        本設(shè)計(jì)的復(fù)位電路采用的芯片是IMP811。IMP811是低電壓電源監(jiān)控器,它的作用是用來監(jiān)控供給微處理器、微控制器和其他一些數(shù)字系統(tǒng)的3.0V、3.3V、5.OV電源電壓。在本電路中用于監(jiān)控FPGA的3.3V電源電壓,并且是復(fù)位電路的重要組成部分。它的主要特點(diǎn)有:
        (1)6μA輸出電流。
        (2)可監(jiān)視3.OV、3.3V、5.0V電源電壓。
        (3)手工復(fù)位輸入。
        (4)電壓低于1.1V復(fù)位有效。
        根據(jù)對(duì)于該芯片的介紹可知電路的工作原理如下:
        當(dāng)輸入的電源電壓VCC3.3不穩(wěn)定即超出了IMP811允許的范圍時(shí),芯片會(huì)自動(dòng)由nReset輸出復(fù)位信號(hào)對(duì)電路進(jìn)行保護(hù),防止電路的元器件被燒壞另外,此電路還有手動(dòng)復(fù)位鍵RESETl,可由IMP81l的nMR輸入,為電路提供手動(dòng)復(fù)位信號(hào),用于在電路不能正常工作時(shí),將整個(gè)電路重新啟動(dòng)。
        3.4其他電路設(shè)計(jì)
        ①本設(shè)計(jì)的各個(gè)電源都接有0.1μ退偶電容,這些電容在做板時(shí)必須擺在各個(gè)芯片周圍用來濾除電源中的高頻雜波,保證電路中各個(gè)芯片正常工作。
        ②本設(shè)計(jì)選用的晶振為50MHZ,它可以為整個(gè)電路提供時(shí)鐘信號(hào)。
        ③本設(shè)計(jì)的FPGA中配有一個(gè)鎖相環(huán),由1.5V電源經(jīng)過濾波電路為其提供工作電壓。
        4.開發(fā)板整體設(shè)計(jì)圖
        EP1C3T144C8
        開發(fā)板原理圖
        EP1C3T144C8
        開發(fā)板電路圖
        結(jié)語
        以上就是基于EP1C3T144C8的開發(fā)板設(shè)計(jì)的介紹了。本文結(jié)合FPGA結(jié)構(gòu)原理和元件特性及EDA設(shè)計(jì)技術(shù),對(duì)開發(fā)板的設(shè)計(jì)進(jìn)行了研究。由電路的結(jié)構(gòu)原理可以看出,本設(shè)計(jì)只做了外圍電路的接口,沒有完成與之配套的外圍電路設(shè)計(jì)。為此,可以進(jìn)一步設(shè)計(jì)更多的外圍擴(kuò)展電路來實(shí)現(xiàn)不同的擴(kuò)展功能。
        〈烜芯微/XXW〉專業(yè)制造二極管,三極管,MOS管,橋堆等,20年,工廠直銷省20%,上萬家電路電器生產(chǎn)企業(yè)選用,專業(yè)的工程師幫您穩(wěn)定好每一批產(chǎn)品,如果您有遇到什么需要幫助解決的,可以直接聯(lián)系下方的聯(lián)系號(hào)碼或加QQ/微信,由我們的銷售經(jīng)理給您精準(zhǔn)的報(bào)價(jià)以及產(chǎn)品介紹
         
        電話:18923864027(同微信)
        QQ:709211280

        相關(guān)閱讀
        主站蜘蛛池模板: 欧美牲交a欧美牲交aⅴ| 成人网站亚洲二区乱码| 阿拉尔市| 激情一区二区三区视频| 久久精品无码免费不卡| 少妇撒尿一区二区在线视频| 国精品午夜福利视频不卡| 欧美成人怡红院一区二区| 开心五月婷婷综合网站| 后入内射国产一区二区| 国产一二三五区不在卡| 亚洲国产成人一区二区| 国产性一交一乱一伦一色一情| 亚洲 欧洲 无码 在线观看| 中文字幕久久六月色综合| 性刺激视频免费观看| 国产精品午夜福利资源| 中文字幕无线乱码亚洲观看| 丰满人妻中文字幕免费一二三四区| 贺州市| 久久综合婷婷成人网站| 久久热99这里只有精品| 老子影院午夜精品无码| 亚洲 日韩 国产 有码 不卡| 广西| 国产精品亚洲综合第一页 | 久久综合色最新久久综合色| 免费无码av一区二区波多野结衣| 果冻传媒mv免费播放在线观看| 少妇太爽了在线观看| 邵武市| 国产成人午夜福利在线播放| 四虎精品视频永久免费| 国产不卡精品一区二区三区 | 亚洲久热无码中文字幕人妖| 开心久久综合激情五月天 | 国产精品毛片无遮挡高清| 精品人妻一区二区久久| 欧美性潮喷xxxxx免费视频看| 青青手机在线视频观看| 亚洲中文字幕亚洲中文精|